PCIe4.0的物理層技術PCIe標準自從推出以來,1代和2代標準已經在PC和Server上使用10多年時間,正在逐漸退出市場。出于支持更高總線數據吞吐率的目的,PCI-SIG組織分別在2010年和2017年制定了PCIe3.0和PCIe4.0規范,數據速率分別達到8Gbps和16Gbps。目前,PCIe3.0和PCle4.0已經在Server及PC上使用,PCIe5.0也在商用過程中。每一代PCIe規范更新的目的,都是要盡可能在原有PCB板材和接插件的基礎上提供比前代高一倍的有效數據傳輸速率,同時保持和原有速率的兼容。別看這是一個簡單的目的,但實現起來并不容易。為什么PCI-E3.0的一致性測試碼型和PCI-E2.0不一樣?浙江PCI-E測試規格尺寸
項目2.12SystemReceiverLinkEqualizationTest:驗證主板在壓力信號下的接收機性能及誤碼率,可以和對端進行鏈路協商并相應調整對端的預加重,針對8Gbps和16Gbps速率。·項目2.13Add-inCardPLLBandwidth:驗證插卡的PLL環路帶寬,針對時鐘和所有支持的數據速率。·項目2.14Add-inCardPCBImpedance(informative):驗證插卡上走線的PCB阻抗,不是強制測試。·項目2.15SystemBoardPCBImpedance(informative):驗證主板上走線的PCB阻抗,不是強制測試。接下來,我們重點從發射機和接收機的電氣性能測試方面,講解PCIe4.0的物理層測試方法。浙江PCI-E測試規格尺寸所有帶pcie物理插槽的主板都可以插固態硬盤用么?假如能的話插上可以改成引導系統的盤么?
需要注意的是,每一代CBB和CLB的設計都不太一樣,特別是CBB的 變化比較大,所以測試中需要加以注意。圖4.10是支持PCIe4.0測試的夾具套件,主要包括1塊CBB4測試夾具、2塊分別支持x1/x16位寬和x4/x8位寬的CLB4測試夾具、1塊可 變ISI的測試夾具。在測試中,CBB4用于插卡的TX測試以及主板RX測試中的校準; CLB4用于主板TX的測試以及插卡RX測試中的校準;可變ISI的測試夾具是PCIe4 .0中 新增加的,無論是哪種測試,ISI板都是需要的。引入可變ISI測試夾具的原因是在PCIe4.0 的測試規范中,要求通過硬件通道的方式插入傳輸通道的影響,用于模擬實際主板或插卡上 PCB走線、過孔以及連接器造成的損耗。
PCIe4.0的測試夾具和測試碼型要進行PCIe的主板或者插卡信號的一致性測試(即信號電氣質量測試),首先需要使用PCIe協會提供的夾具把被測信號引出。PCIe的夾具由PCI-SIG定義和銷售,主要分為CBB(ComplianceBaseBoard)和CLB(ComplianceLoadBoard)。對于發送端信號質量測試來說,CBB用于插卡的測試,CLB用于主板的測試;但是在接收容限測試中,由于需要把誤碼儀輸出的信號通過夾具連接示波器做校準,所以無論是主板還是插卡的測試,CBB和CLB都需要用到。PCI-E 3.0及信號完整性測試方法;
·項目2.6Add-inCardLaneMarginingat16GT/s:驗證插卡能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率。·項目2.7SystemBoardTransmitterSignalQuality:驗證主板發送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率。·項目2.8SystemBoardTransmitterPresetTest:驗證插卡發送信號的Preset值是否正確,針對8Gbps和16Gbps速率。·項目2.9SystemBoardTransmitterLinkEqualizationResponseTest:驗證插卡對于鏈路協商的響應時間,針對8Gbps和16Gbps速率。·項目2.10SystemLaneMarginingat16GT/s:驗證主板能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率。·項目2.11AddinCardReceiverLinkEqualizationTest:驗證插卡在壓力信號下的接收機性能及誤碼率,要求可以和對端進行鏈路協商并相應調整對端的預加重,針對8Gbps和16Gbps速率。我的被測件不是標準的PCI-E插槽金手指的接口,怎么進行PCI-E的測試?浙江PCI-E測試規格尺寸
PCI-e 3.0簡介及信號和協議測試方法;浙江PCI-E測試規格尺寸
PCle5.0的鏈路模型及鏈路損耗預算在實際的測試中,為了把被測主板或插卡的PCIe信號從金手指連接器引出,PCI-SIG組織也設計了專門的PCIe5.0測試夾具。PCle5.0的這套夾具與PCle4.0的類似,也是包含了CLB板、CBB板以及專門模擬和調整鏈路損耗的ISI板。主板的發送信號質量測試需要用到對應位寬的CLB板;插卡的發送信號質量測試需要用到CBB板;而在接收容限測試中,由于要進行全鏈路的校準,整套夾具都可能會使用到。21是PCIe5.0的測試夾具組成。浙江PCI-E測試規格尺寸