重復(fù)以上步驟,分別對(duì)Meml?Mem4分配模型并建立總線時(shí)序關(guān)系,置完其中一個(gè),單擊0K按鈕并在彈出窗口單擊Copy按鈕,將會(huì)同時(shí)更新其他Memory 模塊。
3.分配互連模型有3種方法可設(shè)置互連部分的模型:第1種是將已有的SPICE電路模型或S參數(shù)模型分配給相應(yīng)模塊;第2種是根據(jù)疊層信息生成傳輸線模型;第3種是將互連模塊與印制電路板或封裝板關(guān)聯(lián),利用模型提取工具按需提取互連模型。對(duì)前兩種方法大家比較熟悉,這里以第3種方法為例介紹其使用過程。 DDR3內(nèi)存的一致性測試是否需要長時(shí)間運(yùn)行?設(shè)備DDR3測試價(jià)格優(yōu)惠
DDR3信號(hào)質(zhì)量問題及仿真解決案例隨著DDR信號(hào)速率的升高,信號(hào)電平降低,信號(hào)質(zhì)量問題也會(huì)變得突出。比如DDR1的數(shù)據(jù)信號(hào)通常用在源端加上匹配電阻來改善波形質(zhì)量;DDR2/3/4會(huì)將外部電阻變成內(nèi)部ODT;對(duì)于多負(fù)載的控制命令信號(hào),DDR1/2/3可以在末端添加VTT端接,而DDR4則將采 用VDD的上拉端接。在CLK的差分端接及控制芯片驅(qū)動(dòng)能力的選擇等方面,可以通過仿真 來得到正確驅(qū)動(dòng)和端接,使DDR工作時(shí)信號(hào)質(zhì)量改善,從而增大DDRI作時(shí)序裕量。設(shè)備DDR3測試價(jià)格優(yōu)惠DDR3一致性測試是否會(huì)導(dǎo)致操作系統(tǒng)或應(yīng)用程序崩潰?
有其特殊含義的,也是DDR體系結(jié)構(gòu)的具體體現(xiàn)。而遺憾的是,在筆者接觸過的很多高速電路設(shè)計(jì)人員中,很多人還不能夠說清楚這兩個(gè)圖的含義。在數(shù)據(jù)寫入(Write)時(shí)序圖中,所有信號(hào)都是DDR控制器輸出的,而DQS和DQ信號(hào)相差90°相位,因此DDR芯片才能夠在DQS信號(hào)的控制下,對(duì)DQ和DM信號(hào)進(jìn)行雙沿采樣:而在數(shù)據(jù)讀出(Read)時(shí)序圖中,所有信號(hào)是DDR芯片輸出的,并且DQ和DQS信號(hào)是同步的,都是和時(shí)鐘沿對(duì)齊的!這時(shí)候?yàn)榱艘獙?shí)現(xiàn)對(duì)DQ信號(hào)的雙沿采樣,DDR控制器就需要自己去調(diào)整DQS和DQ信號(hào)之間的相位延時(shí)!!!這也就是DDR系統(tǒng)中比較難以實(shí)現(xiàn)的地方。DDR規(guī)范這樣做的原因很簡單,是要把邏輯設(shè)計(jì)的復(fù)雜性留在控制器一端,從而使得外設(shè)(DDR存儲(chǔ)心片)的設(shè)計(jì)變得簡單而廉價(jià)。因此,對(duì)于DDR系統(tǒng)設(shè)計(jì)而言,信號(hào)完整性仿真和分析的大部分工作,實(shí)質(zhì)上就是要保證這兩個(gè)時(shí)序圖的正確性。
· 工業(yè)規(guī)范標(biāo)準(zhǔn),Specification:如果所設(shè)計(jì)的功能模塊要實(shí)現(xiàn)某種工業(yè)標(biāo)準(zhǔn)接口或者協(xié)議,那一定要找到相關(guān)的工業(yè)規(guī)范標(biāo)準(zhǔn),讀懂規(guī)范之后,才能開始設(shè)計(jì)。
因此,為實(shí)現(xiàn)本設(shè)計(jì)實(shí)例中的 DDR 模塊,需要的技術(shù)資料和文檔。
由于我們要設(shè)計(jì) DDR 存儲(chǔ)模塊,那么在所有的資料當(dāng)中,應(yīng)該較早了解 DDR 規(guī)范。通過對(duì) DDR 規(guī)范文件「JEDEC79R」的閱讀,我們了解到,設(shè)計(jì)一個(gè) DDR 接口,需要滿足規(guī)范中規(guī)定的 DC,AC 特性及信號(hào)時(shí)序特征。下面我們從設(shè)計(jì)規(guī)范要求和器件本身特性兩個(gè)方面來解讀,如何在設(shè)計(jì)中滿足設(shè)計(jì)要求。 DDR3一致性測試是否適用于非服務(wù)器計(jì)算機(jī)?
每個(gè) DDR 芯片獨(dú)享 DQS,DM 信號(hào);四片 DDR 芯片共享 RAS#,CAS#,CS#,WE#控制信號(hào)。·DDR 工作頻率為 133MHz。·DDR 控制器選用 Xilinx 公司的 FPGA,型號(hào)為 XC2VP30_6FF1152C。得到這個(gè)設(shè)計(jì)需求之后,我們首先要進(jìn)行器件選型,然后根據(jù)所選的器件,準(zhǔn)備相關(guān)的設(shè)計(jì)資料。一般來講,對(duì)于經(jīng)過選型的器件,為了使用這個(gè)器件進(jìn)行相關(guān)設(shè)計(jì),需要有如下資料。
· 器件數(shù)據(jù)手冊(cè) Datasheet:這個(gè)是必須要有的。如果沒有器件手冊(cè),是沒有辦法進(jìn)行設(shè)計(jì)的(一般經(jīng)過選型的器件,設(shè)計(jì)工程師一定會(huì)有數(shù)據(jù)手冊(cè))。 DDR3內(nèi)存的一致性測試是否會(huì)降低內(nèi)存模塊的壽命?設(shè)備DDR3測試價(jià)格優(yōu)惠
為什么要進(jìn)行DDR3一致性測試?設(shè)備DDR3測試價(jià)格優(yōu)惠
在接下來的Setup NG Wizard窗口中選擇要參與仿真的信號(hào)網(wǎng)絡(luò),為這些信號(hào)網(wǎng)絡(luò)分組并定義單個(gè)或者多個(gè)網(wǎng)絡(luò)組。選擇網(wǎng)絡(luò)DDR1_DMO.3、DDR1_DQO.31、DDR1_DQSO.3、 DDRl_NDQS0-3,并用鼠標(biāo)右鍵單擊Assign interface菜單項(xiàng),定義接口名稱為Data,
設(shè)置完成后,岀現(xiàn)Setup NG wizard: NG pre-view page窗口,顯示網(wǎng)絡(luò)組的信息,如圖 1-137所示。單擊Finish按鈕,網(wǎng)絡(luò)組設(shè)置完成。
單擊設(shè)置走線檢查參數(shù)(Setup Trace Check Parameters),在彈出的窗口中做以下設(shè) 置:勾選阻抗和耦合系數(shù)檢查兩個(gè)選項(xiàng);設(shè)置走線耦合百分比為1%,上升時(shí)間為lOOps;選 擇對(duì)網(wǎng)絡(luò)組做走線檢查(Check by NetGroup);設(shè)置交互高亮顯示顏色為白色。 設(shè)備DDR3測試價(jià)格優(yōu)惠