雙擊PCB模塊打開其Property窗口,切換到LayoutExtraction選項(xiàng)卡,在FileName處瀏覽選擇備好的PCB文件在ExtractionEngine下拉框里選擇PowerSL所小。SystemSI提供PowerSI和SPEED2000Generator兩種模型提取引擎。其中使用PowerSI可以提取包含信號(hào)耦合,考慮非理想電源地的S參數(shù)模型;而使用SPEED2000Generator可以提取理想電源地情況下的非耦合信號(hào)的SPICE模型。前者模型提取時(shí)間長(zhǎng),但模型細(xì)節(jié)完整,適合終的仿真驗(yàn)證;后者模型提取快,SPICE模型仿真收斂性好,比較適合設(shè)計(jì)前期的快速仿真迭代。DDR3內(nèi)存的一致性測(cè)試可以修復(fù)一致性問題嗎?自動(dòng)化DDR3測(cè)試系列
如果模型文件放在其他目錄下,則可以選擇菜單Analyze-Model Browser..,在界面里面單擊 Set Search Path按鈕,然后在彈出的界面里添加模型文件所在的目錄。
選擇菜單Analyze —Model Assignment..,在彈出的模型設(shè)置界面中找到U100 (Controller)來設(shè)置模型。
在模型設(shè)置界面中選中U100后,單擊Find Model...按鈕,在彈出來的界面中刪除 工具自認(rèn)的模型名BGA1295-40,將其用“*”取代,再單擊空白處或按下Tab鍵,在列岀的 模型文件中選中。
單擊Load按鈕,加載模型。
加載模型后,選擇文件下的Controller器件模型,然后單擊Assign 按鈕,將這個(gè)器件模型賦置給U100器件。 自動(dòng)化DDR3測(cè)試系列DDR3一致性測(cè)試是否需要經(jīng)常進(jìn)行?
容量與組織:DDR規(guī)范還涵蓋了內(nèi)存模塊的容量和組織方式。DDR內(nèi)存模塊的容量可以根據(jù)規(guī)范支持不同的大小,如1GB、2GB、4GB等。DDR內(nèi)存模塊通常以多個(gè)內(nèi)存芯片排列組成,其中每個(gè)內(nèi)存芯片被稱為一個(gè)芯粒(die),多個(gè)芯??梢越M成密集的內(nèi)存模塊。電氣特性:DDR規(guī)范還定義了內(nèi)存模塊的電氣特性,包括供電電壓、電流消耗、輸入輸出電平等。這些電氣特性對(duì)于確保DDR內(nèi)存模塊的正常工作和兼容性至關(guān)重要。兼容性:DDR規(guī)范還考慮了兼容性問題,確保DDR內(nèi)存模塊能夠與兼容DDR接口的主板和控制器正常配合。例如,保留向后兼容性,允許支持DDR接口的控制器工作在較低速度的DDR模式下。
DDR3(Double Data Rate 3)是一種常見的動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)標(biāo)準(zhǔn),它定義了數(shù)據(jù)傳輸和操作時(shí)的時(shí)序要求。以下是DDR3規(guī)范中常見的時(shí)序要求:
初始時(shí)序(Initialization Timing)tRFC:內(nèi)存行刷新周期,表示在關(guān)閉時(shí)需要等待多久才能開啟并訪問一個(gè)新的內(nèi)存行。tRP/tRCD/tRA:行預(yù)充電時(shí)間、行開放時(shí)間和行訪問時(shí)間,分別表示在執(zhí)行讀或?qū)懖僮髦靶枰A(yù)充電的短時(shí)間、行打開后需要等待的短時(shí)間以及行訪問的持續(xù)時(shí)間。tWR:寫入恢復(fù)時(shí)間,表示每次寫操作之間小需要等待的時(shí)間。數(shù)據(jù)傳輸時(shí)序(Data Transfer Timing)tDQSS:數(shù)據(jù)到期間延遲,表示內(nèi)存控制器在發(fā)出命令后應(yīng)該等待多長(zhǎng)時(shí)間直到數(shù)據(jù)可用。tDQSCK:數(shù)據(jù)到時(shí)鐘延遲,表示從數(shù)據(jù)到達(dá)內(nèi)存控制器到時(shí)鐘信號(hào)的延遲。tWTR/tRTW:不同內(nèi)存模塊之間傳輸數(shù)據(jù)所需的小時(shí)間,包括列之間的轉(zhuǎn)換和行之間的轉(zhuǎn)換。tCL:CAS延遲,即列訪問延遲,表示從命令到讀或?qū)懖僮鞯挠行?shù)據(jù)出現(xiàn)之間的延遲。刷新時(shí)序(Refresh Timing)tRFC:內(nèi)存行刷新周期,表示多少時(shí)間需要刷新一次內(nèi)存行。 DDR3一致性測(cè)試是否適用于雙通道或四通道內(nèi)存配置?
LPDDR2 (低功耗 DDR2) : LPDDR2 釆用 HSUL_12 接口,I/O 口工作電壓為 1.2V;時(shí) 鐘信號(hào)頻率為166?533MHz;數(shù)據(jù)和命令地址(CA)信號(hào)速率333?1066Mbps,并分別通過 差分選通信號(hào)和時(shí)鐘信號(hào)的雙沿釆樣;控制信號(hào)速率為166?533Mbps,通過時(shí)鐘信號(hào)上升沿 采樣;一般用于板載(Memory?down)設(shè)計(jì),信號(hào)通常為點(diǎn)對(duì)點(diǎn)或樹形拓?fù)洌瑳]有ODT功能。
LPDDR3 0氐功耗DDR3) : LPDDR3同樣釆用HSUL_12接口,I/O 口工作電壓為1.2V; 時(shí)鐘信號(hào)頻率為667?1066MHz;數(shù)據(jù)和命令地址(CA)信號(hào)速率為1333?2133Mbps,分別 通過差分選通信號(hào)和時(shí)鐘信號(hào)的雙沿釆樣;控制信號(hào)速率為667?1066Mbps,通過時(shí)鐘上升 沿釆樣;一般用于板載設(shè)計(jì),數(shù)據(jù)信號(hào)一般為點(diǎn)對(duì)點(diǎn)拓?fù)?,命令地址和控制信?hào)一般也釆用 Fly-by走線,有些情況下可以使用樹形走線;數(shù)據(jù)和選通信號(hào)支持ODT功能;也支持使用 Write Leveling功能調(diào)整時(shí)鐘和選通信號(hào)間的延時(shí)偏移。 如何確保DDR3內(nèi)存模塊的兼容性進(jìn)行一致性測(cè)試?解決方案DDR3測(cè)試銷售電話
DDR3一致性測(cè)試是否適用于特定應(yīng)用程序和軟件環(huán)境?自動(dòng)化DDR3測(cè)試系列
單擊Next按鈕,出現(xiàn)Setup Trace Check Wizard窗口,確保網(wǎng)絡(luò)組的所有網(wǎng)絡(luò)都被選中, 單擊Finish按鈕。
單擊Save File with Error Check保存文件,保存結(jié)束后,單擊Start Simulation開始仿 真。仿真完成后,仿真結(jié)果包括Workflow中Results and Report的所有內(nèi)容。如果在Setup Trace Check Parameters 的步驟 net selection 時(shí)選的是 check all signal nets 或者 check all enabled signal nets 模式,那么仿真結(jié)果只有 Net Impedance Summary 和 Net Co叩ling Summaryo
單擊Net Impedance Summary,出現(xiàn)阻抗總結(jié)表格,包括網(wǎng)絡(luò)序號(hào)、網(wǎng)絡(luò)名稱、無參 考平面的走線數(shù)目、回流不連續(xù)的走線數(shù)目、過孔數(shù)目、比較大阻抗值、小阻抗值、主導(dǎo)阻 抗值、主導(dǎo)阻抗走線長(zhǎng)度百分比、走線總長(zhǎng)度、走線延時(shí)。 自動(dòng)化DDR3測(cè)試系列