大部分的DRAM都是在一個同步時鐘的控制下進行數據讀寫,即SDRAM(Synchronous Dynamic Random -Access Memory) 。SDRAM根據時鐘采樣方式的不同,又分為SDR SDRAM(Single Data Rate SDRAM)和DDR SDRAM(Double Data Rate SDRAM) 。SDR SDRAM只在時鐘的上升或者下降沿進行數據采樣,而DDR SDRAM在時鐘的上升和下降 沿都會進行數據采樣。采用DDR方式的好處是時鐘和數據信號的跳變速率是一樣的,因 此晶體管的工作速度以及PCB的損耗對于時鐘和數據信號是一樣的。DDR2 3 4物理層一致性測試;內蒙古DDR一致性測試維修價格
我們看到,在用通用方法進行的眼圖測試中,由于信號的讀寫和三態都混在一起,因此很難對信號質量進行評估。要進行信號的評估,第1步是要把讀寫信號分離出來。傳統上有幾種方法用來進行讀寫信號的分離,但都存在一定的缺陷。可以利用讀寫Preamble的寬度不同用脈沖寬度觸發,但由于JEDEC只規定了WritePreamble寬度的下限,因此不同芯片間Preamble的寬度可能是不同的,而且如果Read/Write的Preamble的寬度一樣,則不能進行分離。也可以利用讀寫信號的幅度不同進行分離,如圖7-138中間 的圖片所示,但是如果讀寫信號幅度差別不大,則也不適用6還可以根據RAS、CAS、CS、 WE等控制信號來分離讀寫,但這種方法要求通道數多于4個,只 有帶數字通道的MSO示波器才能滿足要求,比如Agilent的MS09000A系列或者 MSOX90000A系列,對于用戶示波器的要求比較高。云南數字信號DDR一致性測試快速 DDR4協議解碼功能.
克勞德高速數字信號測試實驗室
一個實際的DDR4總線上的讀時序和寫時序。從兩張圖我們可 以看到,在實際的DDR總線上,讀時序、寫時序是同時存在的。而且對于讀或者寫時序來 說,DQS(數據鎖存信號)相對于DQ(數據信號)的位置也是不一樣的。對于測試來說,如果 沒有軟件的輔助,就需要人為分別捕獲不同位置的波形,并自己判斷每組Burst是讀操作還 是寫操作,再依據不同的讀/寫規范進行相應參數的測試,因此測量效率很低,而且無法進行 大量的測量統計。
DDR系統設計過程,以及將實際的設計需求和DDR規范中的主要性能指標相結合,我們以一個實際的設計分析實例來說明,如何在一個DDR系統設計中,解讀并使用DDR規范中的參數,應用到實際的系統設計中。某項目中,對DDR系統的功能模塊細化框圖。在這個系統中,對DDR的設計需求如下。
整個DDR功能模塊由四個512MB的DDR芯片組成,選用Micron的DDR存諸芯片MT46V64M8BN-75。每個DDR芯片是8位數據寬度,構成32位寬的2GBDDR存諸單元,地址空間為Add<13..0>,分四個Bank,尋址信號為BA<1..0>。 DDR 設計、測試、驗證和一致性測試。
通常我們會以時鐘為基準對數據信號疊加形成眼圖,但這種簡單的方法對于DDR信 號不太適用。DDR總線上信號的讀、寫和三態都混在一起,因此需要對信號進行分離后再進 行測量分析。傳統上有以下幾種方法用來進行讀/寫信號的分離,但都存在一定的缺點。
(1)根據讀/寫Preamble的寬度不同進行分離(針對DDR2信號)。Preamble是每個Burst的數據傳輸開始前,DQS信號從高阻態到發出有效的鎖存邊沿前的 一段準備時間,有些芯片的讀時序和寫時序的Preamble的寬度可能是不一樣的,因此可以 用示波器的脈沖寬度觸發功能進行分離。但由于JEDEC并沒有嚴格規定寫時序的 Preamble寬度的上限,因此如果芯片的讀/寫時序的Preamble的寬度接近則不能進行分 離。另外,對于DDR3來說,讀時序的Preamble可能是正電平也可能是負電平;對于 DDR4來說,讀/寫時序的Preamble幾乎一樣,這都使得觸發更加難以設置。 擴展 DDR5 發射機合規性測試軟件的功能。內蒙古DDR一致性測試維修價格
DDR、DDR2、DDR3 和 DDR4 設計與測試解決方案;內蒙古DDR一致性測試維修價格
前面介紹過,JEDEC規范定義的DDR信號的要求是針對DDR顆粒的引腳上的,但 是通常DDR芯片采用BGA封裝,引腳無法直接測試到。即使采用了BGA轉接板的方 式,其測試到的信號與芯片引腳處的信號也仍然有一些差異。為了更好地得到芯片引腳 處的信號質量, 一種常用的方法是在示波器中對PCB走線和測試夾具的影響進行軟件的 去嵌入(De-embedding)操作。去嵌入操作需要事先知道整個鏈路上各部分的S參數模型 文件(通常通過仿真或者實測得到),并根據實際測試點和期望觀察到的點之間的傳輸函數, 來計算期望位置處的信號波形,再對這個信號做進一步的波形參數測量和統計。展示了典型的DDR4和DDR5信號質量測試環境,以及在示波器中進行去嵌入操作的 界面。內蒙古DDR一致性測試維修價格